This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

求助C6747的JTAG的TRST一直为低的原因?

Other Parts Discussed in Thread: TPS65023

最近正在调一块C6747的板子,现在上电复位期间,CVddDVdd先上电,上电期间RESET为低,然后为高,所以,RESETCVddDVdd的上电时序是正常的,但是JTAGTRST一直为低,用示波器量到TRSTDVdd上电的ramp(爬坡)期间有个1.8V的脉冲,但是在其他某些IO上也量到同样脉冲,然后TRST一直为低,用合众达的560仿真器连接一直死,可能因为TRST得原因,TRSTDSP来说是输入,低电平复位,但是不知为什么一直为低,请高手指点是什么原因?

另外,
RESETOUT输出也一直为低。我们使用的电源芯片是TPS65023DSP的复位是由TPS65023产生的100ms的复位。

万分谢谢!

  • 问题已解决,RESETOUT在PINMUX中默认设置为高阻,所以,如果没有配置的话是没有信号的,TRST的原因目前不知道原因,不过现在我们的仿真器能连接板子了,不知怎么回事,只是重装了n遍CCS。

  • TRST在默认状态下就是低电平,用来将DSP的JTAG部分电路保持在复位状态,当仿真器需要使用JTAG部分电路时会把它拉高。具体讲解可以参考DSP芯片手册外设那一章的IEEE1149.1 JTAG部分。