求教!
目前6713的16位flash boot中出现了不能稳定Boot的情况。就是有时可以boot成功,有时不能boot。这可能是什么原因呢?另外,测试不能boot时ce0和ce1的波形,发现同时为低的情况。这就很奇怪,出现两个ce同时选通。这可能是什么原因呢?还有在boot开始,DSP内部没有代码,ce的输出时钟ECLKOUT这个时钟是多少呢?在什么范围内才能保证DSP正确读取flash的数据。
谢谢!
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
求教!
目前6713的16位flash boot中出现了不能稳定Boot的情况。就是有时可以boot成功,有时不能boot。这可能是什么原因呢?另外,测试不能boot时ce0和ce1的波形,发现同时为低的情况。这就很奇怪,出现两个ce同时选通。这可能是什么原因呢?还有在boot开始,DSP内部没有代码,ce的输出时钟ECLKOUT这个时钟是多少呢?在什么范围内才能保证DSP正确读取flash的数据。
谢谢!
万分感谢您的解答!
焊接已经确认没问题,CE0/1都接到FPGA了,在FPGA中设置成输入。6713的时钟是外部单端晶振产生为30M。目前找了一段时间的原因了,还是没有找到。
最后问题是这么解决的,就是在板子上给Flash的复位引脚复位的。以前是直接把这个复位引脚拉高,现在把板上的复位引脚接过来了,就稳定Boot了