This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

C6657与FPGA(K7) SRIO 口互连的电路设计问题

     各位好,我正准备投板FPGA+DSP(c6657+kintex7)的一块板子,两者是通过SRIO口做数据的交互。目前,整个板子剩下SRIO口的电路还不是很确定,虽然在论坛也看过一些帖子,但为了确定电路的准确性,还是想请教TI工程师,以及各位有开发经验的前辈。  

      我根据对DSP srio User Guide(SPRUGW1B)的理解,将FPGA与DSP两者的srio口直接通过100nF电容相连(T连R),然后各自提供参考时钟。请问这样的设计是否可以正常工作?另外,假如FPGA与 DSP两个参考时钟不同源,会不会对影响通信?