各位专家好,总结了一些一直不太确定的问题再问一下。
硬件设计问题:
1。可变电压输入cvdd如果给成固定的输入电压,6678能否正常工作,还是只会增加功耗,大概会增加多少呢?
2。6678对外部输入的差分参考时钟有没有具体的质量指标要求,我看过的文档好像都没有提到具体指标。
3。开发板上将DSP的很多RSD保留引脚都进行了上拉下拉,这个有什么具体含义。
软件问题:
4.SRIO的message传输分为TYPE9和TYPE11,有何区别
5.6678的SRIO手册说可以每次最大支持传输1M的数据,这个是怎么实现的
6.SRIO接收数据的RAW格式 和NORMAL格式有何区别
7.以太网接口连接时,MDIO负责和物理层芯片通信,SGMII负责数据交互,可不可以DSP只连接SGMII 部分,用FPGA配置物理层芯片。
8.有没有裸机的以太网口测试程序呢。