LM3S6965 JTAG 设计故障

Other Parts Discussed in Thread: LM3S6965

我有个客户在使用 LM3S6965 进行设计。当他偿试使用 JTAG 编写 FLASH 时,接口却无法识别该器件。他用评估板来对原型电路板进行编程。我注意到他的 JTAG 接口存在下列问题:

    - 我在您的 JTAG 信号(TMS、TCK、TDO、TDI)上没有看到上拉电阻 (10K);

    - RSTn 引脚上的电容器应该是 0.1uF 而非 0.47uF

    - 他在第 89 个引脚 (TRSTn) 上设置了“MAX6957_CS~”,有谁知道原因吗?

是不是这些原因影响了 JTAG 接口,进而导致了问题的出现呢?

  • 时序结构图在当前的 LM3S6965 产品说明书(http://focus.ti.com.cn/cn/lit/ds/symlink/lm3s6965.pdf)中的第 687 页和 688 页。TRST 时序是与 TMS/TDI/TDO 时序分离的,因其独立于存取时序:Stellaris LM3S6965 微处理器产品说明书(Rev. F)。

    关于上拉电阻,我忘了 JTAG 引脚需要外部上拉电阻。请参阅现有勘误文档的第 1.1 项:Stellaris LM3S6965 A2 版勘误表(Rev. I)。

    我不太明白您说手工使用复位按钮是什么意思。他们在编程中使用的是什么软件工具?

    如欲了解外部重置引脚的相关讨论,请参阅现有 LM3S6965 产品说明书的第 171 页到 173 页。