TMS320F280049: A10口采样端口加-0.65V有影响吗?

Part Number: TMS320F280049

在A10采样端口加了-0.65V,实测后面50Ω电阻上有0.1V压降,可以算出从这个端口向外有2mA电流输出,请问这样对其他路的采样会有影响吗?

  • 感谢您对TI产品的关注!
    关于你的咨询,当ADC端口接收到负电压时,首先可能直接对ADC模块造成损害,因为ADC通常设计用于处理正电压范围内的信号。
    此外,如果多个ADC通道同时采样,一个通道的负电压输入可能会导致与其同时采样的其他通道的数据也出现异常。
    这是因为ADC的采样电路是共享的,或者通过某些方式相互连接。
    因此,一个通道的错误输入可能会影响到其他通道的正常采样。
    最终以实际的测试评价结果为准。
    TMS320F280049 MCU的端口的最大定格你可以参阅datasheet的
    7.1 Absolute Maximum Ratings

    www.ti.com/.../tms320f280049.pdf

  • 请问对于AD口来说,图片中的-0.3V~4.6V,±20mA都需要满足吗?我们实测-0.6V时电流为-2mA,这种情况会不会损坏DSP?

  • 是的,都要满足最大定格的specification要求,否则会有损坏芯片的风险。